Ver traducción automática
Esta es una traducción automática. Para ver el texto original en inglés haga clic aquí
#Tendencias de productos
{{{sourceTextContent.title}}}
Mini FPGA tablero de PCI Express con el primero en entrar, primero en salir y PIO Interfaces
{{{sourceTextContent.subTitle}}}
La manera más simple de ampliar la entrada-salida de una PC integrada
{{{sourceTextContent.description}}}
GEB Enterprise está haciendo disponible las introducciones originales el mini tablero de la entrada-salida del tablero de PCIE que recibe el sistema de PCiem-Fifo&Pio, él recibe bajo y la entrada-salida bidireccional de alta velocidad pensó para los usos electromédicos. La programabilidad del sistema del fpga permite controlar los pernos de la entrada-salida cerca:
- Dos programables
- Una entrada primero en entrar, primero en salir de 32 pedazos que se puede splitted en los pedazos 2x16
- Una salida primero en entrar, primero en salir de 32 pedazos que se puede splitted en los pedazos 2x16.
El PIO puede actuar en un modo mordido simple de la explosión. Cada perno del PIO se puede programar como a entrada, una salida, un bidireccional, una salida de colector abierto, él puede generar también una interrupción en ambos acontecimientos del borde.
El interfaz de entrada de 32 pedazos a la base de la memoria de la entrada primero en entrar, primero en salir se encamina a FPGA externo fija para tomar los datos de un dispositivo externo en los centenares de MBYTEs/Sec, las señales del apretón de manos y de la situación están disponibles manejar el flujo de datos de entrada y su contrapresión.
El interfaz de la salida de 32 pedazos de la base de la memoria de la salida primero en entrar, primero en salir se encamina a FPGA externo fija para poner los datos a un dispositivo externo en los centenares de MBYTEs/Sec, apretón de manos y las señales de la situación están disponibles manejar el flujo de datos de salida.
FPGA tiene un interfaz de la punto final de PCI Express PCIe x1 GEN1, permitiendo que la PC aproveche completo de los pernos de la entrada-salida de FPGA. El software puede manejar el equipo que conduce el PIO y el primero en entrar, primero en salir en varios modo, votando, por la interrupción con la corriente de lectura/grabación opcional, por el acceso directo de memoria en memoria virtual de la PC. La velocidad empieza con algunos MBYTEs/Sec usando la interrogación hasta el abot 150MBytes/Sec usando el acceso directo de memoria.
En general el mini factor de forma de PCIe es ideal para muchas clases de usos, él está presente en muchas placas madres integradas de la PC. Es una manera simple permitir conexiones de la entrada-salida a sus equipos de encargo a través de sus dos conectores de la entrada-salida que pongan en evidencia 53 pernos de la entrada-salida de LVTTL FPGA y 3 relojes.
Si el actual PCiem-Fifo&Pio no ha estado cubriendo sus necesidades que tenemos otros las maneras de ayudarle, el mini PCIe puede convertirse en provechosamente en sus usos en varios manera.
- Compruebe los sistemas disponibles del fpga, que usted necesita puede estar ya disponible.
- Pida al servicio del arreglo para requisitos particulares. cuando serán algunos tableros necesitó el sistema modificado para requisitos particulares de FPGA puede ser proveído gratuitamente.
- Utilice el redactor de web fácil de Fpga FEWE. Esta herramienta ha estado permitiendo a los clientes sin FPGA sabe y dedicó las herramientas para modificar su uso para requisitos particulares usando el explorador Web preferido. Pida reservar una de 85 licencias libres hoy disponibles.
- Si usted tiene una experiencia en el campo de FPGA que usted puede hacer cada cosas: usando las herramientas de Altera QSYS, algunas estructuras pre-creadas suministradas dentro de equipos de un desarrollo y la biblioteca libre del IP de Altera, usted podrá construir un sistema de encargo completo de FPGA en pocas horas.
Independientemente de la manera elegida para conseguirle a los ficheros de programación de FPGA prestaría la atención a los conductores disponibles, apuntados en ms Windows y el OS de Linux, que han estado haciendo disponible la interfaz de programación de aplicaciones (API) capaz a de lectura/grabación los registros de la entrada-salida, manejando interrupciones, maneja del SGDMA en memoria virtual.