Añadir a mis favoritos
Ver traducción automática
Esta es una traducción automática. Para ver el texto original en inglés
haga clic aquí
#Novedades de la industria
{{{sourceTextContent.title}}}
Las tarjetas FPGA compactas de Xilinx van al límite
{{{sourceTextContent.subTitle}}}
Aunque el Alveo U50 sólo puede tomar una sola ranura, todavía trae soporte de alto rendimiento FPGA a los servidores y al borde.
{{{sourceTextContent.description}}}
El Alveo U280 de Xilinx impulsó la gama alta de la informática empresarial FPGA, ofreciendo 24,5 TOPS INT8 con un millón de LUT UltraScale+ FPGA. Ocupa dos ranuras y engulle por debajo de los 225 W.
El U280 comparte una serie de características con el nuevo Alveo U50 (Fig. 1). Ambos tienen memoria en chip HBM2 con un ancho de banda de 460 GB/s. También son compatibles con interfaces PCI Express (PCIe) Gen 3 y Gen 4 junto con CCIX, un nuevo estándar de interconexión de hardware basado en PCIe.
El Alveo U50 también tiene una UltraScale+ FPGA, pero con sólo 872K LUTs. También tiene una única interfaz QSFP 28 de 100 Gb/s. Sin embargo, estas características permiten que el sistema sea empaquetado en un tablero de media altura que utiliza menos de 75 W. El Alveo U50 tiene como objetivo el borde, donde los factores de forma de tablero más pequeños y la menor potencia son ventajas.
Reducir el tamaño no significa renunciar a la funcionalidad o a la flexibilidad. La familia Alveo comparte una pila de despliegue común (Fig. 2). Esto incluye aplicaciones que se ejecutan en contenedores Docker gestionados por Kubernetes. Por lo tanto, las aplicaciones pueden especificar qué capacidades FPGA son necesarias además de los recursos más convencionales como procesadores, memoria y almacenamiento. El sistema puede manejar la instalación de la configuración de la FPGA antes de transferir datos desde y hacia la FPGA, o permitir que la FPGA administre las interfaces de red. Con este enfoque, un servicio acelerado puede funcionar fácilmente en un U50 o escalar a varias tarjetas U280.
El Alveo U50 puede abordar una amplia gama de aplicaciones informáticas y de aprendizaje por ordenador (ML). Por ejemplo, puede manejar la traducción de voz entre una CPU o GPU mientras utiliza menos energía. También es capaz de acelerar los modelos de marcado financiero y el análisis de bases de datos. El U50 puede incluso acelerar la gestión del almacenamiento (Fig. 3) mientras utiliza ML u otras técnicas para procesar los datos a medida que fluyen entre un host de red y dispositivos de almacenamiento local. Xilinx demostró esta capacidad en la Cumbre de Memoria Flash de esta semana.
El sistema de demostración proporcionó un sistema NVMe over Fabric (NVMeoF) que soporta 2,5 millones de IOPS. Sólo agregó un microsegundo de latencia a la matriz JBOD SSD al mismo tiempo que proporcionaba compresión, encriptación y soporte de escaneo de base de datos.
Muchas aplicaciones de borde requerirán sólo un solo Alveo U50. Sin embargo, su tamaño compacto también permitirá el uso de múltiples tablas donde sus hermanos mayores no cabrían.