Añadir a mis favoritos
Ver traducción automática
Esta es una traducción automática. Para ver el texto original en inglés
haga clic aquí
#Tendencias de productos
{{{sourceTextContent.title}}}
El adaptador de PCIe2RasPI recibe las tarjetas de entrada-salida de la frambuesa pi en una mini ranura de PCIe.
{{{sourceTextContent.subTitle}}}
Roma, empresa de GEB está entregando el adaptador de PCIe2RasPI haciendo capaz las placas madres encajadas de PCIE para recibir todos los tableros de la entrada-salida de la frambuesa
{{{sourceTextContent.description}}}
El adaptador de PCIe2RasPI, conectado en el mini conectador de la entrada-salida de PCIe y los FPGA programables hacen disponible la misma función de los pernos disponible en la frambuesa y más…. los pernos disponibles de los suplementos se pueden utilizar para dar la funcionalidad y la velocidad que no se pueden alcanzar con la puesta en práctica del software en la CPU de la frambuesa.
Realmente cuando una mini tarjeta de PCIE Fpga ha estado conectada con una placa madre encajada de la PC, agrega capacidad programable de la entrada-salida y de DSP de la anchura de banda de FPGA alta en un bajo costo, haciéndole el ideal para los equipos en muchos campos del uso, tales como electromédico, automatización, jugadores de los datos y registradores y así sucesivamente.
Muchos usos se pueden desarrollar usando las herramientas de la herramienta de FEWE (redactor de Web fácil de Fpga) GEB libremente que está viniendo pronto. Está permitiendo que los usuarios modificaran para requisitos particulares para poseer el uso a partir de una cierta plantilla creada por GEB usando un web browser, sin ninguna otra herramienta.
También las plantillas definidas por el usario se pueden obtener usando la plantilla relacionada
El contenido de Fpga se puede desarrollar también usando las herramientas tradicionales de Quartus o pedir un arreglo para requisitos particulares a la empresa de GEB. Los kits relacionados del desarrollo hacen disponible todos que usted necesite para desarrollar el diseño de Fpga debajo de Altera QSYS y el programa de aplicación usando los conductores proporcionados de Microsoft Windows o del linux.
El PCIEM-15-IO recibe un ciclón IV GX EP4CGX30BF14C6N FPGA y dos conectadores de la entrada-salida que pongan en evidencia 53 pernos obedientes de la entrada-salida FPGA de LVTTL y también la señal de Altera de 3 relojes que se puede utilizar para interconectar usos síncronos.
El FPGA tiene un interfaz de blanco de PCI Express PCIe x1 GEN1, permitiendo que la PC aproveche completo de los pernos de la entrada-salida de FPGA. Los pernos de la entrada-salida se pueden también controlar por un controlador dma del alto rendimiento, capaz de transferir hasta 250 MBYTEs/Sec cuando están utilizados en duplex lleno